以同步右移移位寄存器为基础, 设计001011序列信号发生器

        对于001011序列信号, 选择三位: 001->010->101->011->110->100->001->...... 无重复状态, 则选择该方案进行设计.(最小代价设计)

        由上面选择的方案, 得到状态顺序表.

状态顺序表
CLK顺序Q2Q1Q0
0001
1010
2101
3011
4110
5100
6001

         由状态顺序表中Q2的变化, 可以发现 我们需要的序列信号001011由Q2端产生, 所以不需再设置输出端, 直接以Q2端作为序列信号发生端即可.

         由Q0的变化, 分析获得D0的取值情况, 据此得到下面的表格.

状态顺序表
CLK顺序Q2Q1Q0D0
00010
10101
21011
30110
41100
51001
60011

        由D0与Q2Q1Q0的对应关系, 再考虑到电路的自启动功能(000的次态为001, 111的次态为110), 应向下图示对74151接线.

        考虑到同步右移移位寄存器的工作特性, 分析得知 D2=Q1, D1=Q0.

        根据上面的分析, 绘制电路的原理图.


版权声明:本文为weixin_42048463原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接和本声明。