1. 嵌入式以太网组成
嵌入式以太网的硬件,分为两块,第一是MAC,第二是PHY。当然,在调试以太网以前,CPU和DDR、相关总线都要工作正常。MAC和PHY之间,有两个接口,第一是数据接口,可能是MII、GMII、RGMII、SGMII等;第二是管理接口,MDIO总线。数据接口用于传输数据。对RGMII而言,如果以太网工作在1000M,频率是125MHz;如果以太网工作在100M,频率是25MHz。MDIO是类似IIC的总线,MAC提供时钟MDC,数据线MDIO是双向的,既可以读PHY的寄存器,也可以写PHY的寄存器。
2. SMI
2.1 SMI接口
SMI串⾏管理接⼝(Serial Management Interface),也被称作MII管理接⼝(MII Management Interface),包括MDC和MDIO两条信号线。MDIO是⼀个PHY的管理接⼝,⽤来读/写PHY的寄存器,以控制PHY的⾏为或获取PHY的状态,MDC为MDIO提供时钟。MDC为SMI通信提供时钟,可达到几MHZ,具体使用情况根据设备而定。MDIO数据的双向输入输出总线,与MDC时钟同步。
2.2 SMI协议
2.2.1 概述
MDIO前后有两种协议, 包括之前
版权声明:本文为DSMGUOGUO原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接和本声明。