Nand Flash调试日志(6)——时钟配置

摘自STR91xFA Reference manual.pdf》2.4.1 External clock sources

时钟配置根据《STR91xFA Reference manual.pdf》的Figure 22. Clock Control里的流程图来进行配置。

  1. 首先需要对时钟源MCLK进行确定,在硬件中采用的是25MHz的晶振,利用锁相环进行倍频,将频率提升到96MHz,锁相环的分频规则见下图,作为时钟源,在软件中也进行相应的设置。MCLK为96MHz。
  2. RCLK的分频。此处的分频进行1分频。RCLK为96MHz。
  3. HCLK的分频。HCLK即为AHB(高速系统总线)的时钟频率,进行1分频后得到HCLK为96MHz。
  4. EMIBCLK的分频。EMIBCLK即为EMI的时钟频率,此处配置为1分频,得到EMIBCLK为96MHz。


版权声明:本文为weixin_43823515原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接和本声明。