运算器设计(HUST)

帮助学生掌握一位全加器的实现逻辑,掌握多位可控加减法电路的实现逻辑,熟悉 Logisim 平台基本功能,能在 logisim 中实现多位可控加减法电路。 在 Logisim 模拟器中打开 alu.circ 文件,在对应子电路中利用已经封装好的全加器设计8位串行可控加减法电路,其电路引脚定义如图所示,用户可以直接使用在电路中使用对应的隧道标签,其中 X,Y 为两输入数,Sub 为加减控制信号,S 为运算结果输出,Cout 为进位输出,OF 为有符号运算溢出位。 完成实验后,利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 Educoder 平台的 alu.circ 文件中,再点击评测按钮即可进行本关测试。

第1关:8位可控加减法电路设计

第2关:CLA182四位先行进位电路设计

第3关:4位快速加法器设计

第4关:16位快速加法器设计

第5关:32位快速加法器设计

第6关:5位无符号阵列乘法器设计

第7关:6位有符号补码阵列乘法器

第8关:乘法流水线设计

第9关:原码一位乘法器设计

第10关:补码一位乘法器设计 第11关:MIPS运算器设计

https://wwm.lanzoul.com/i7sLC03vuf2h
密码:gbs7

运算器设计(HUST) 1~11关

版权声明:本文为qq_53149358原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接和本声明。